找回密碼註冊
作者: sxs112.tw
查看: 6954
回復: 2

文章分享:

+ MORE精選文章:

+ MORE活動推薦:

極致效能優化 三星990 EVO 玩家體驗分享活

[*]進化日常效能 極致效能優化、電源效率提升、廣泛的通用 ...

FSP VITA GM White 玩家開箱體驗分享活動

中秋佳節,全漢加碼活動來囉~ [*]符合最新 Intel ® ATX 3.1電源設 ...

FV150 RGB 玩家開箱體驗分享活動

粉紅控趕快看過來.......廠商加碼活動來囉~ 心動了嗎? 想取得體驗 ...

海韻創新技術分享會 會後分享--得獎公告

頭獎:dwi0342 https://www.xfastest.com/thread-290899-1-1.html ...

打印 上一主題 下一主題

[處理器 主機板] AMD開啟多層小晶片設計時代,從採用3D堆疊V-Cache技術的Zen3開始

[複製鏈接]| 回復
跳轉到指定樓層
1#
sxs112.tw 發表於 2021-8-23 09:35:30 | 只看該作者 |只看大圖 回帖獎勵 |倒序瀏覽 |閱讀模式
AMD進一步詳細介紹了其未來的多層小晶片設計技術,這些技術將整ˇ和到下一代處理器中,例如即將推出擁有3D V-Cache技術的Zen3晶片。
AMD-Advanced-3D-Chiplet-Packaging-3D-Stacking-Technologies-3D-V-Cache-_1-2060x1159.png

該公司在HotChips 33上談到了其現有的小晶片設計以及多層晶片發展的未來發展方向。目前針對已經發布或即將推出的各種產品,有14種用於小晶片的封裝架構正在開發中。AMD表示封裝選擇和小晶片架構取決於各自產品(簡稱PPAC)的性能、功率、面積和成本。
AMD-Advanced-3D-Chiplet-Packaging-3D-Stacking-Technologies-3D-V-Cache-_6-1480x833.png


AMD-Advanced-3D-Chiplet-Packaging-3D-Stacking-Technologies-3D-V-Cache-_7-1480x833.png


AMD-Advanced-3D-Chiplet-Packaging-3D-Stacking-Technologies-3D-V-Cache-_8-1480x833.png


AMD-Advanced-3D-Chiplet-Packaging-3D-Stacking-Technologies-3D-V-Cache-_9-1480x833.png


AMD-Advanced-3D-Chiplet-Packaging-3D-Stacking-Technologies-3D-V-Cache-_10-1480x833.png


AMD-Advanced-3D-Chiplet-Packaging-3D-Stacking-Technologies-3D-V-Cache-_11-1480x833.png


AMD-Advanced-3D-Chiplet-Packaging-3D-Stacking-Technologies-3D-V-Cache-_12-1480x833.png

據AMD稱2021年將有標誌著其3D Chiplet架構設計產品的首次推出。我們已經在消費類和伺服器產品上看到了2D和2.5D封裝,但是有了3D V-Cache,我們最終將進入3D小晶片堆疊。第一款採用該技術的產品將是AMD的Zen3核心,它將在Zen3 CCD主晶片上配備SRAM快取。3D小晶片技術的使用還增加了互連密度,同時保持最低的功率和面積。此處列出了Zen3 CCD上採用的3D V-Cache技術的幾個數字。
AMD-Advanced-3D-Chiplet-Packaging-3D-Stacking-Technologies-3D-V-Cache-_13-1480x833.png


AMD-Advanced-3D-Chiplet-Packaging-3D-Stacking-Technologies-3D-V-Cache-_15-1480x833.png


AMD-Advanced-3D-Chiplet-Packaging-3D-Stacking-Technologies-3D-V-Cache-_17-1480x833.png


AMD-Advanced-3D-Chiplet-Packaging-3D-Stacking-Technologies-3D-V-Cache-_16-1480x833.png


AMD-Advanced-3D-Chiplet-Packaging-3D-Stacking-Technologies-3D-V-Cache-_14-1480x833.png


AMD-Advanced-3D-Chiplet-Packaging-3D-Stacking-Technologies-3D-V-Cache-_18-1480x833.png

AMD分享瞭如何將3D V-Cache整合到Zen3 CCD之上。這是透過使用Micro Bump (3D) 和如上所述的幾個TSV互連來實現的。互連採用全新的親水性介電-介電鍵合和直接CU-CU鍵合,該鍵合是與TSMC深度合作設計和共同優化的。使用這種技術將兩個單獨的silicon(小晶片)粘合在一起。

據AMD稱Hybrid鍵合擁有9u間距,後端類似於TSV,略小於Intel的Forveros互連,擁有10u間距,互連能效比Micron Bump 3D高3倍以上,互連密度比Micron Bump 3D高15倍以上,並且這些3D小晶片由於降低了TSV電容和電感,還提供了更好的訊號/功率。
AMD-Advanced-3D-Chiplet-Packaging-3D-Stacking-Technologies-3D-V-Cache-_19-1480x833.png


AMD-Advanced-3D-Chiplet-Packaging-3D-Stacking-Technologies-3D-V-Cache-_18-1480x833 (1).png


AMD-Advanced-3D-Chiplet-Packaging-3D-Stacking-Technologies-3D-V-Cache-_20-1480x833.png


AMD-Advanced-3D-Chiplet-Packaging-3D-Stacking-Technologies-3D-V-Cache-_21-1480x833.png


AMD-Advanced-3D-Chiplet-Packaging-3D-Stacking-Technologies-3D-V-Cache-_2-1480x833.png


AMD-Advanced-3D-Chiplet-Packaging-3D-Stacking-Technologies-3D-V-Cache-_3-1480x833.png


AMD-Advanced-3D-Chiplet-Packaging-3D-Stacking-Technologies-3D-V-Cache-_4-1480x833.png


AMD-Advanced-3D-Chiplet-Packaging-3D-Stacking-Technologies-3D-V-Cache-_5-1480x833.png

AMD還強調CPU上的SRAM只是他們透過3D堆疊實現的目標的開始。未來AMD預計將利用3D Stacking將核心堆疊在核心之上,IP堆疊在IP之上。

消息來源
2#
wwchen123 發表於 2021-8-23 15:51:23 | 只看該作者
末段, CPU 上堆疊的應該是 SRAM喔!
3#
 樓主| sxs112.tw 發表於 2021-8-23 16:53:08 | 只看該作者
wwchen123 發表於 2021-8-23 15:51
末段, CPU 上堆疊的應該是 SRAM喔!

沒注意到,感謝提醒
您需要登錄後才可以回帖 登錄 | 註冊 |

本版積分規則

小黑屋|手機版|無圖浏覽|網站地圖|XFastest  

GMT+8, 2024-9-21 12:39 , Processed in 0.183413 second(s), 33 queries .

專業網站主機規劃 威利 100HUB.COM

© 2001-2018

快速回復 返回頂部 返回列表