AMD剛剛引領開啟了PCIe 4.0時代,下一代的PCIe 5.0標準就已經開始上路了。不久前Intel出貨了支援PCIe 5.0的新款Agilex FPGA,並採用10nm製程。現在Gen-Z聯盟又發布了這一高速互連標準的最新1.1版本,也加入了PCIe 5.0。
PCIe 3.0標準還是遙遠的2010年發布的,所以在製定新標準的時候,PCI-SIG組織同步規劃了PCIe 4.0、PCIe 5.0,其中後者已在今年5月底完工,這意味著產業隨時可以利用它打造相關技術和產品了。Gen-Z其實是一堆行業巨頭不滿意Intel技術壟斷和演進的情況下,合作搞出的新型高速互連標準,AMD、ARM、博通、Cray、EMC、HPE、華為、IBM、聯想、Mellanox (NVIDIA)、美光、Red Hat、三星、Seagate、SK Hynix、WD、Xilinx等等都在其中。
Gen-Z主要針對數據中心和伺服器市場,是一種以記憶體為中心的匯流排結構式協議,具備高頻寬、低延遲、先進工作負載、良好相容性和經濟性等優點。Gen-Z 1.0標准採用PCIe物理層和修改的IEEE 802.3乙太網路電氣層標準,但在物理層上只定義了PCIe 4.0,因此每通道速度最快只有25GT/s,要想充分利用標準的全部性能,也必須滿足PHY物理層面的所有規定。
Gen-Z 1.1則導入了PCIe 5.0,每通道速度提高到32GT/s,同時在比較寬鬆的技術限制下,就可以實現Gen-ZE-PAM4-50G-Fabric連結,原始數據率53.125GT/s,一切都以達到更高的傳輸速度、更低的延遲為目標,畢竟這也是該標準的初衷。更多技術細節這裡就不具體說明了,相信未來也會有越來越多的PCIe 5.0技術和產品迅速出現。
至於說過渡性質比較大的PCIe 4.0是不是就沒價值了,當然也並非如此,畢竟全面商用和普及PCIe 5.0仍需時日,對於很多渴求高帶寬的高性能計算、網路應用來說,PCIe 4.0已經可以解決燃眉之急,後續過渡到PCIe 5.0也非常方便。
消息來源
|